MON CURRICULUM VITAE



DINGNINOU Adodo Delali
29 ans
célibataire
nationalité: togolaise / résident français
15, Cité Montgolfier
29200 BREST
Tel (personnel) : 02-98-05-31-35
Tel (portable ) : 06-60-18-47-23
adodo74@free.fr



2001 : Docteur en Électronique/Télécommunications
École Nationale Supérieure de Télécomunication de Bretagne

1997 : Diplôme d'ingénieur Électronique/Informatique
DEA Signaux et Circuits - École Nationale d'Ingénieur de Brest

1994 : DEUG A (Maths-Physique) UVHC Valenciennes

1992 : BAC C Lomé - TOGO



2001 - 2003 : Ingénieur en Recherche et Développement chez TurboConcept Développement de turbo codeur/décodeur convolutif performant – IP Core
Conception de circuits intégrés numériques FPGA-ASIC (Front-End/Back-End).
  • Etude et optimisation des algorithmes (modèles C).
  • Définition du cahier des charges, implémentation VHDL, simulation.
  • Synthèse et routage sur les familles de FPGA Altera et Xilinx.
  • Test et validation sur une carte FPGA pilotée par un PC.
  • Réalisation de la Datasheet, du User Guide et des leaflets.

  • Compétences techniques : Implémentation C et VHDL, Modelsim, Synplify, Leonardo Spectrum, Altera Quartus, Xilinx Alliance, OrCAD-Pspice
    1999 - 2003 : Enseignement de l’électronique numérique/analogique et de la conception de circuits intégrés numériques à:
  • l'ISEB, Institut Supérieur d'Électronique de Bretagne
  • l'IUP Réseaux & Télécom, Université de Bretagne Occidentale
  • Compétences techniques : VHDL, Altera MAX+PLUSII, Protel99
    1997 - 2001 : Doctorat à l’Ecole Nationale Supérieure de Télécommunication de Brest : Implémentation de Turbo Code pour trames courtes.
  • Etude et optimisation de plusieurs architectures de décodage de Turbo Codes
  • Conception d’un circuit décodeur de Turbo Code sur des FPGA de la famille Spartan de Xilinx en collaboration avec l’IN-SNEC à Caen dans le cadre d’un projet INMARSAT pour une application à 56/64 kbit/s.
  • Implémentation ASIC pour des technologies de 0.25µ et 0.18µ.
  • Compétences techniques : Implémentation C et VHDL, Synopsys, Xilinx, Cadence
    1997 : Stage de cinq mois à l'ENIB entrant dans le cadre du DEA.
  • Adaptation d’une diode laser VCSEL en réception dans le cadre des transmissions sur fibres optiques, circuit de modulation à la sortie du laser VCSEL.
  • Amélioration et amplification du signal reçu par photodétection, Circuits HF.

  • Compétences techniques : Pspice, CADSOFT-Eagle
    1996 : Stage de sept mois à l'IFREMER de Brest.
    Etude et conception d'un séquenceur de récepteur acoustique autour d'une carte micro-contrôleur 68332. Pilotage de l’émetteur, du récepteur acoustique, du navigateur, d’une unité de stockage de 2 GO et l’unité de mesure de la température et la pression externes.
    Compétences techniques : Couches logicielles en C, OrCAD



    Compétences :
  • conception de circuits intégrés numériques (ASIC, FPGA),
  • traitement du signal et communications numériques,
  • Algorithmes de turbo décodage
  • Langages : VHDL, C, C++, assembleur (microcontroleur, DSP)

    Logiciels : Modelsim, Synplify, Xilinx Alliance, Altera Quartus, Synopsys, Cadence, Protel99, OrCAD-Pspice

    Systèmes d'exploitation : Windows 9x & NT & XP, UNIX, LINUX